?并行多线程 ( SMT ) :以MIPS CPU 在多代产品广泛超标量结构双发射执行 ( dual issue ) 设计为基础,此经过验证的特性能在每个时钟周期的多个线程中执行多个指令,可提供更高的利用率及 CPU 效率。
?硬件虚拟化 ( VZ ) :I6500 还具有 MIPS I6400 核率先支持的实时硬件虚拟化技术。通过将以前多个 CPU 核的应用安全地整合在一个核中,设计人员能够节省成本、降低多核的功耗,并能根据每个应用有针对性地动态配置 CPU 带宽。
?SMT + VZ:在 I6500 中结合 SMT 与 VZ ,可为要求实时响应的应用提供 “零上下文切换” (“ zero context switching ”) 的特性。此特性再加上提供紧耦合便签式存储器 ( scratchpad memory ) ,使得 I6500 成为需要确定性 (deterministic)代码执行的应用的理想选择。
【免责声明】本文仅代表作者个人观点,与IT09数码网无关。其原创性以及文中陈述文字和内容未经本站证实,对本文以及其中全部或者部分内容、文字的真实性、完整性、及时性本站不作任何保证或承诺,请读者仅作参考,并请自行核实相关内容。您若对该稿件内容有任何疑问或质疑,请联系本网将迅速给您回应并做处理。